This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1278EVM-PDK:如何使用 PHI 在原型板上测试 ADS1278

Guru**** 1980955 points
Other Parts Discussed in Thread: ADS1278, ADS1278EVM-PDK
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1423685/ads1278evm-pdk-how-may-i-use-the-phi-to-test-the-ads1278-on-my-prototype-board

器件型号:ADS1278EVM-PDK
主题中讨论的其他器件:ADS1278

工具与软件:

尊敬的 TI:

我需要一种方法、在定制电路板上使用 ADS1278 ADC 来测试新设计。  ADS1278最终将由 FPGA 进行控制、但该固件无法及时准备好来测试我的硬件设计、因此我想使用 ADS1278EVM-PDK PHI 板来测试我的电路板上的 ADS1278。

我已经在 PHI 板上附上了一条连接的捷径。

您能建议如何处理这些信号吗:

DIN

CAP_CLK

MCLK_IN

MCLK_OUT

CLK_PHI (那个时钟是来自 PHI 还是来自 PHI?)

ADS1278上的 DIN 连接已连接到 GND、因此如果 EVM GUI 没有负面影响、我很乐意将该信号保留为 N/C。

谢谢!

-DM

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Daniel、您好!

    DIN: 这是 PHI 的输出、不用于现有的 GUI 版本。  您可以将其保持为无连接状态、因为 ADS1278上的 DIN 引脚已接地。

    CAP_CLK: 这是一个返回 SCLK、有助于在速度大幅提高的 ADC 上实现时序延迟。  我们在所有 EVM 上使用此连接、即使对于 ADS1278等低速产品也是如此。  在您的情况下、该信号与 ADS1278上的任何引脚之间没有连接、因此您也可以将其保持为无连接状态。

    MCLK_IN: 当选择外部时钟时、被 GUI 使用。  只要您使用 PHI 内部的时钟(GUI 中的默认选项)、也可以不连接该引脚。

    MCLK_OUT: 不在该 EVM 上使用、保持为无连接。

    CLK_PHI: 该时钟是来自 PHI 的输出、并提供 ADS1278时钟。  如果愿意、您可以为 ADS1278时钟使用外部振荡器、为 SPI 使用内部 PHI 时钟、但最终会在频谱中得到时钟杂散。  如果您要使用帧同步模式、则 PHI 和 ADS1278时钟必须使用相同的时钟源、因为这是同步接口。  在这种情况下、我建议将 PHI_CLK 布线到 ADS1278电路板并将其用作时钟源。

    此致、
    Keith Nicholas
    精密 ADC 应用

x 出现错误。请重试或与管理员联系。