This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
我在关闭缓冲器的情况下使用 ads1256。 当 PGA 增益设置为64且输入引脚保持开路时、输出似乎被削波至最大允许电平(0.0781V)。 开关。 显示禁用缓冲器时引脚上有大约1.5V 的电压。 我怀疑可能来自一些内部偏置电路(我的电路板在输入端具有一些串联电阻)。 在差分模式下使用 ADC 时、这个问题似乎消失了、因为两个引脚现在处于相同的电势。
1)其他人是否也观察到这种行为?
2) 2) ADC 可以在真差分模式下工作、甚至在差分模式设置下工作、多路复用器正在输入之间切换? (使其成为伪差分)。 我在较高数据速率下观察到一些开关噪声、这些噪声在2sps 时似乎会消失。
3) Vref 的增加是否也可调节我的最大输入电压范围?
此致
尊敬的 Prabhav Manchanda,
对您的问题的回答:
其他人是否也观察到了这一行为?
当您保持输入引脚悬空时、它们通常会悬空到其中一个电源。 您看到的值是合理的、但并不意味着 ADC 有任何问题
[报价 userid="627291" url="~/support/data-converters-group/data-converters/f/data-converters-forum/1426044/ads1256-buffer-off-operation "] ADC 能否在真差分模式下工作、甚至在差分模式设置下工作、多路复用器正在输入之间切换? (使其成为伪差分)。 我在较高数据速率下观察到一些开关噪声、这些噪声在2sps 时似乎会消失。 [报价]我不知道这个问题是什么问题。 所有 Δ-Σ ADC 都是真差分输入、因此共模范围不必为固定值。 ADS1256可以接受真差分输入、伪差分输入或单端输入(禁用缓冲器)。
Vref 的增加是否也能缩放我的最大输入电压范围
VREF 的增加会改变最大差分信号、但不会改变绝对输入电压范围。 绝对范围主要受 ADC 模拟电源的限制、但对于 ADS1256、在启用缓冲器时会进一步受到限制
-Bryan