This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC3484:DAC3484初始故障

Guru**** 2445440 points
Other Parts Discussed in Thread: DAC3484

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1424929/dac3484-dac3484-initial-fail

器件型号:DAC3484

工具与软件:

您好、先生、

      能否将 DAC3484用作简单的 DAC 转换器? 我们遵循上电顺序(来自数据表)、在 RESETB 切换后、开始配置寄存器、

我禁用了 QMC、NCO、内插滤波器和 PLL、但当我检查 CONFIG05寄存器时、我发现位10、位6和位5始终保持1。 这意味着 "DACCLK 已停止"、"保留"和"PLL 丢失锁定"

当我们更改输入 LVDS 信号以尝试调整 IOUT 时、但 IOUT 始终保持相同的值、 无法控制。 您能告诉我们该如何处理吗? 非常感谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    可以、您可以使用 DAC3484、而无需额外的数字功能。 有关示例配置、请参阅第7.5节、您可以禁用未使用的数字逻辑。

    DACCLK 已经停止意味着不存在 DAC 采样时钟。 请检查时钟发生器的 LPVECL 电平时钟。 这是使 DAC3484正常工作的第一步。

    -Kang

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、先生、在信号测量过程中、DACCLK 始终工作并具有良好的信号质量。 但我们使用的是 FPGA+DAC3484、FPGA LVDS 输出通过交流耦合转换为 LVPECL。 请参阅  

    TIDA-00077、您能帮助确认没问题吗? 或者我们应该使用直流耦合?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!  

    如果您不使用片上 PLL、则片上 PLL 警报应为逻辑高电平。 只有使用片上 PLL 模式且 PLL 配置正确时、片上 PLL 警报才会清除。

    如果 DATACLK 和 DACCLK 没有锁相或相位对齐、则可能会观察到 DACCLK_GONE 问题、因为 DATACLK 或 DACCLK 的计数速率不匹配。  

    -Kang