This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC80502:上电期间具有中标度的 DAC 输出(RSTSEL = VDD)

Guru**** 1960875 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1434536/dac80502-dac-ouptput-during-power-on-with-midscale-rstsel-vdd

器件型号:DAC80502

工具与软件:

尊敬的技术支持团队:

我想确认 DAC 输出    电压(Vout)为中标度(RSTSEL = VDD)。

根据数据表、Vout  由以下公式定义、默认设置为 DIV=1 、 增益=2、内部参考频率=2.5V。

我认为、此默认设置意味着5V 满标度和内部基准。

问题1:

中量程代码(=8000h)的默认设置是、Vout 显示的2.5V 是什么时序?  

例如、VDD POR 电路如下、在绿色区域之后 Vout 显示为2.5V?

  

问题2:

使用外部基准时、需要  按照以下步骤、将内部基准=2.5V 更改为外部基准=5V 和 REFDIV=1 (基准除以2)以及增益=1 (DAC 输出上的增益均为2)。

此时是否会保持 Q1的中间码(Vout=2.5V)直到编写新的 DAC 代码?

此致、

TTD

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、TTD:

    1) 1)从我自己的测试中、当 VDD = 3.7V 时、输出变为2.5V (中量程)。 当低于3.7V 时、输出为0V。 这与您在第二个问题第2行中发送的图像一致:"使用3.3V VDD 和2.5V 内部基准时、DAC 输出将被禁用、除非基准除以2。"  

    2) DAC 缓冲器将保持中标度代码、但 禁用内部基准和应用外部基准之间的时间将导致 DAC 输出降至0V。 您应用外部基准、DAC 输出将恢复正常。 没有基准电压时、DAC 输出将不稳定。

    谢谢!
    Erin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Erin、

    感谢您的答复。

    1)内部参考案例

    Erin 说:  

    通过我自己的测试、当 VDD = 3.7V 时、输出变为2.5V (中量程)。 当低于3.7V 时、输出为0V。

    → 在默认设置下、Vout=2.5V (midsale)时 VDD = 5V 是否更好?  

      

      使用 VDD = 3.3V 并从 DIV=1更改为 DIV=2时、我认为配置为2.5V 满量程和1.25V 中量程(DIV=2、增益=2、内部 REF=2.5V)。

      这意味着 VDD = 3.3V 无法在内部基准= 2.5V 的5V 满量程下工作。   是这样吗?

    2)

    我明白了你的意见,谢谢你。

    此致、

    TTD

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 tdd:

    是的、如果您使用3.3V VDD、您将无法执行5V 满量程。 2.5V 满量程将是最大值 您需要至少3.8V 才能实现5V 满标量程。 请注意、该限值基于 VDD。 因此、如果您使用4V VDD、DAC 将配置为0V 至5V、但不能超过4V。 如果您要使用5V 满量程、您在理想情况下需要5V VDD。

    谢谢!
    Erin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Erin、

    感谢您的答复。

    我将使用 VDD = 5V、以获得带内部基准的5V 满量程电压。

    我还有其他问题  

    (3)使用内部基准时、最大输出为5V (2 × VREFIO)、但是否可能超过 VDD?
    VOUTx 至 AGND (绝对最大值)显示 VDD + 0.3V (max)。
    我想确认是否可以输出5V (即使在使用 VDD = 5V±5%(5V±0.25V)电源时也是如此。

    此致、

    TTD

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 tdd:

    输出范围基于 VREF。 如果使用内部 VREF = 2.5V、则最大输出为5V。 如果您使用高于2.5V 的外部基准、则输出范围会扩大、但会受到 VDD 电压的限制。 您不会看到输出高于 VDD 的情况。  

    谢谢!
    Erin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Erin、

    感谢您的答复。

    >您不会看到输出高于 VDD 的情况。

    →这个注释是否针对 内部 VREF = 2.5V、最大输出为5V?

      VDD = 5.25V (5V+5%)、我认为 最大输出为5V (无饱和)。

       VDD = 4.75V (5V -5%)的情况如何? 由于 VDD = 4.75V、输出电压是否会使4.75V (max)饱和?

    此致、

    TTD

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、TTD:

    VOUT 受 VDD 电压限制、因为该电压是为输出缓冲器供电的电压。 如果 VDD 为4.75V、这将是最大输出电压。  

    绝对最大额定值表更像是向 VOUT 施加外部电压时发出的警告。 正如您可能看到的那样、通过 VDD 向 VOUT 施加电压会使器件损坏。  

    谢谢!
    Erin

x 出现错误。请重试或与管理员联系。