主题中讨论的其他器件:ADC12QJ1600、
工具与软件:
是否可以获取固件或固件样片以帮助开发数据转换器 ADC12QJ1600的读数? 我使用的是 Vivado 2023.2。 到目前为止、我尚未找到 Kintex U+的任何 Gty 配置、该配置可以正确读取 ADC 数据。 用户时钟频率正确、FPGA 中生成和环回的数据被正确读取、但来自 ADC 的数据不正确、除了一种情况、ADC 生成一个 K28.5模式。
Pawel
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
是否可以获取固件或固件样片以帮助开发数据转换器 ADC12QJ1600的读数? 我使用的是 Vivado 2023.2。 到目前为止、我尚未找到 Kintex U+的任何 Gty 配置、该配置可以正确读取 ADC 数据。 用户时钟频率正确、FPGA 中生成和环回的数据被正确读取、但来自 ADC 的数据不正确、除了一种情况、ADC 生成一个 K28.5模式。
Pawel
您好!
我正在尝试使用 TSW14J58EVM 板上的 Xilinx Kintex 来读取 ADC12QJ1600。 我发现转换器的文档具有误导性或不完整。 除非我错过了一些东西、没有一个词可以说、否则数据半字节会进行扰频。 在 pdf 的第88页中、我找到了一个 JMODE0的简短传输测试模式、我正在尝试该模式。 关闭 ADC GUI 中默认设置的通用位扰频后、我设法取消了一个通道的模式扰频、但不同通道的半字节扰频似乎有所不同。 您能给我提供所有通道的半字节扰频模式吗? 或者它是分类的吗?
此致
Pawel