This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE4960P:以下是实现 AFE4960双芯片级联以实现5导联 ECG 信号采集时遇到的问题

Guru**** 2387080 points
Other Parts Discussed in Thread: AFE4960
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1459690/afe4960p-here-is-the-problem-encountered-in-the-realization-of-afe4960-dual-chip-cascade-to-achieve-five-lead-ecg-signal-acquisition

器件型号:AFE4960P
Thread 中讨论的其他器件:AFE4960

工具与软件:

1.何时使用帧同步标志 MODE_EN_FRAME_SYNC? 如果 afe4960收集两个通道的 ECG 信号、该标志是否可用于区分 afe4960硬件 FIFO 中的 CH1数据? 在使用过程中失败异常的可能原因是什么? 2.检查硬件是否能确保两个级联芯片产生的数据对齐,不会造成数据丢失或多个数据,即使在静电放电的情况下也是如此。 在调试过程中发现、在设备操作时、两个芯片生成的四通道数据未对齐或数据不一致。 例如、当硬件 FIFO 水位设置为20时、则会显示通道19或21。 这种情况是否正常? 3.在使用两个芯片级联来收集 ECG 信号时如何配置 RLD 引脚,应遵循哪些原则,以及应采取哪些预防措施? 目前、我们发现、在器件刚上电或刚刚连接到仿真器时、存在严重的冲击和恢复缓慢、这可能是由 RLD 信号配置不正确引起的。