工具与软件:
您好!
我在使用 ADC3669EVM 开发套件时遇到问题。 下面、我将介绍这个问题。
ADC3669EVM 套件在 Agilex 7平台- AGIB027R31B1E1VB 上运行。 该器件连接到 FMC B、采样时钟设置为400 MHz。
我遇到的第一个问题如下:2024年12月购买的器件标记为 REV。 丝印层上的 IR 电阻 b。 但是、在线提供的文档(原理图)与版本 C - REV 相对应。 c.
文档说明未焊接元件 R125。 该引脚被拉至 GND、用于检测该模块是否连接到 FMC。 修订版 b、此类指定不存在。 通过从 FMC 跟踪引脚、我发现它与 R188相对应。 假设该问题已经解决。
下一个问题更为严重、即某些数据位上的数据损坏。
我将 ADC 测试图形配置为斜升。 在 FPGA 端、我在上升沿和下降沿收集数据、并观察到以下效果:一些位会移位。
FPGA 设计是时序一致的、因此问题可能不存在。 在 FPGA 方面、我尝试了移动 CLK 相位。 结果是某些位的对齐情况有所改善、但其他位的对齐情况更糟。
我还尝试了对 FPGA 的各个线路应用延迟。 虽然这部分改善了情况、但没有完全解决问题。
您能帮助解决这个问题吗?