This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS7057:转换时间和下降沿

Guru**** 2387080 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1468371/ads7057-conversion-time-and-falling-edges

器件型号:ADS7057

工具与软件:

我对转换时间和所需的 SCLK 下降沿有几个问题。 我在数据表中看到、每帧至少需要18个 SCLK 下降沿、否则下一帧中将显示无效的转换结果。 是否可以判断结果是否无效? 在实验中、使用16个 SCLK 下降沿(系统只能发送8的倍数)、我看不到性能下降的情况。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 JM:

    当具有 正满量程输入(0x1FFF)时、会看到最明显的无效转换结果、其中一些位缺失(设置为零)、或整个转换左移或右移。 由于 SCLK 的18个下降沿决定了 ADC 的转换周期、如果该周期被缩短、则可能会进行一些比较、以比较 ADC 的 SAR 架构尚未执行、并且 ADC 会输出不正确的结果。

    您能分享您所看到的以及在模拟输入端提供的电压吗?

    此致、
    Joel

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Joel:

    在我的测试设置中、我要在一个 ADC 输入端施加.5-1.5V 电压、在另一个 ADC 输入端施加 GND 电压、以获得-0.5-1.5V 的预期结果。 在24个下降沿下、我可以看到预期值。 在16个下降沿下、我看到相同的预期值。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 JM。 我不建议仅使用16个 SCLK 下降沿、因为数据表明确要求18个下降沿。 尤其是在您可以承受使用24个 SCLK 下降沿而不影响速度要求所需的时间的情况下。 不过、请随时继续使用16个下降沿进行测试、如果您遇到任何问题、请告诉我。

    此致、
    Joel

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢、我们会记住这一点。 另一个问题:我看到在数据表中、需要在下电上电后完成校准。 这是干扰电源轨的下电上电吗? 只是 AVDD? 只是 DVDD? 或者?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    该器件使用 AVDD 作为其主电源、DVDD 用于设置逻辑电平、因此建议针对 AVDD 上的下电上电。

    此致、
    Joel