This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38J84EVM:有关 DAC38J84EVM 的多 DAC 同步的查询

Guru**** 2380860 points
Other Parts Discussed in Thread: DAC38J84EVM, LMK04828, LMK04826, DAC38J84
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1470192/dac38j84evm-query-regarding-multi-dac-synchronisation-for-dac38j84evm

器件型号:DAC38J84EVM
主题中讨论的其他器件: LMK04828LMK04826DAC38J84

工具与软件:

您好!  

我们计划使用我们的 JESD IP 证明多 DAC 同步。 当前设置包括两个 DAC38J84EVM 板、一个 LMK4828评估板和一个 EFINIX Titanium FPGA 评估板。 我附上了设置图供参考。

  • 我们计划使用外部 LMK04828/LMK04826评估板、因为它可以为辅助 LMKK 生成所需的相位对齐型时钟和频率参考设计。  
  • 分频器复位将用于为次级 LMK 生成同步器件时钟和参考频率。
  • Sysref:连续/脉冲 Sysref 将从主 LMK 生成。 (对于5Gbps、Sysref 频率= 3.90625 MHz)。
  • 次级 LMK 将在 ZDM 模式下运行以生成同步器件/采样时钟和参考频率。  
  • 辅助 LMK 不会生成任何 sysref。 它会将传入的同步信号转发到 Sysref 路径。 因为路径中存在 D Flipop。 来自主 LMK 的外部同步在转发到输出之前与辅助 LMK 的 VCO 相位对齐。
  • 我们将使用两根 FMC 公头转母头电缆将这两个 DAC EVM 连接到单个 EFINIX 评估板。  
  •  单个 EFINIX 评估板中将有两个独立的 JESD204B TX IP、两个独立的 DAC38J84 EVM 中的两个 JESD204B Rx IP 将接收来自两个 JESD TX IP 的传输数据、然后在示波器上进行检查。  

因此、在继续之前、我们要确认当前的测试方案是否可行、我们正在考虑进行正确的检测。
可以使用此设置测试多 DAC 同步吗?

如果我们遗漏了内容、敬请告知。