This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12QJ800:旁路 SYSREF 窗口化、以实现低 CLK 频率

Guru**** 2380860 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1468837/adc12qj800-bypass-sysref-windowing-for-low-clk-freqs

器件型号:ADC12QJ800

工具与软件:

我有低频器件时钟(85MHz)、并使用 PLL 生成采样时钟。

SYSREF 是在 FPGA 中生成的、因此可以轻松满足 ADC 的传统设置和保持要求。  

是否可以绕过窗口化?或者是否有默认设置可为 FPGA 时序控制产生特定的建立时间和保持时间?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    David、您好!

    是的、如果您的 sysref 能够在无需校准的情况下满足 ADC 的设置和保持要求、则此参数不再需要并可以忽略。 您可以通过监控 ADC 的 JESD_STATUS 寄存器中的对齐和重新对齐标志来轻松检查是否在 ADC 侧进行了设置和保持。 首次对齐 sysref 时、将设置对齐和重新对齐标记。 之后、您应该清除重新对齐标志、然后轮询该寄存器以确保绝不会再次设置它。 如果发生这种情况、意味着 ADC 无法正确处理 sysref。

    谢谢!

    Eric

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    忽略校准时的设置时间和保持时间是多少?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    校准不会更改设置和保持要求、而只是有助于将 sysref 与采样时钟对齐。 数据表未指定确切的设置和保留、因为它假设始终使用 sysref 窗口化来保证时序。 是否存在不使用 sysref 窗口化的原因。 数据表还将 CLK++周期附近的无效 sysref 采样区域指定为 TINV (SYSREF)、这封装了建立时间和保持时间。

    此致!

    Eric

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    因此不能忽略 sysref 窗口操作? 必须有软件对此进行管理。  

    我们更希望保持简单、只需在 FPGA 中指定时序限制、并且只需通过软件将配置加载到器件即可。