This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC128S022:SCLK 引脚's 上升沿的上升时间。

Guru**** 2386610 points
Other Parts Discussed in Thread: ADC128S022
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1470455/adc128s022-the-rise-time-of-the-sclk-pin-s-rising-edge

器件型号:ADC128S022

工具与软件:

您好!

我要在5V 和3.3V 的混合环境中使用 ADC128S022设计电路。

微控制器的工作电压为3.3V、而 ADC128S022的供电电压为5V。 CS、SCLK 和 DIN 的 I/O 引脚是使用5V 容限引脚实现的。

因此、信号波形的上升沿更慢。

在仅5V 的电路中、SCLK 的上升时间大约为20ns、而在3.3V 和5V 混合电路中、5V 容限引脚的上升时间为470ns。

如果 SCLK 的上升时间很长、则检索到的数据的0.1%可能会变得异常。

通过降低上拉电阻器的值并缩短上升时间、不会发生异常值。

我在数据表中找不到 SCLK 信号的上升时间。

ADC128S022上 SCLK 的上升时间需要多短?

提前感谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Taka、

    ADC128S022的数字电源 VD 可独立于模拟电源 VA 进行设置。 如果您能够适应它、最好匹配您设计中的数字电压电平。

    遗憾的是、由于这款器件是由德州仪器(TI)通过 National Semiconductor 继承的、因此在最初发布时没有出现上升和下降时间的特征、因此我不知道可以广泛应用于所有器件的答案。 我很高兴听到您能够从测试中获得良好的结果、我会将其作为一个数据点。

    此致、
    Joel

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您发送编修。

    我提供的资料不足。

    • 系统由"主板"和"处理器板"组成。
    • 这些电源由5V 电压供电。
    • 但是、处理器板上的微控制器已停产、因此我们采用了3.3V 微控制器。
    • 主板在5V 电压下工作、因此处理器板通过3.3V 至5V 电平转换器对其进行访问。
    • 一些输出端子被分配到5V 容限引脚、从而允许直接访问5V 系统。
    • 由于 CS、SCLK 和 DIN 被分配给可耐受5V 电压的引脚、因此从 L 电平到 H 电平的上升时间明显长于之前。
    • 但是、波形满足 ADC128S022数据表的"6.6时序规格"部分列出的所有规格。
    • 主板未进行任何更改、即为 VD 提供5V 电压并为 VA 提供4.096V 电压。
    • 其他 SPI 器件正常工作。

    我知道上升时间规格尚不清楚。 谢谢你。