工具与软件:
您好!
我要在5V 和3.3V 的混合环境中使用 ADC128S022设计电路。
微控制器的工作电压为3.3V、而 ADC128S022的供电电压为5V。 CS、SCLK 和 DIN 的 I/O 引脚是使用5V 容限引脚实现的。
因此、信号波形的上升沿更慢。
在仅5V 的电路中、SCLK 的上升时间大约为20ns、而在3.3V 和5V 混合电路中、5V 容限引脚的上升时间为470ns。
如果 SCLK 的上升时间很长、则检索到的数据的0.1%可能会变得异常。
通过降低上拉电阻器的值并缩短上升时间、不会发生异常值。
我在数据表中找不到 SCLK 信号的上升时间。
ADC128S022上 SCLK 的上升时间需要多短?
提前感谢。