This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC3562:SPI 通信数据包之间的 SCLK 状态

Guru**** 2393725 points
Other Parts Discussed in Thread: ADC3562

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1469459/adc3562-state-of-sclk-between-packets-of-spi-communication

器件型号:ADC3562

工具与软件:

您好!  

ADC3562的数据表在 "8.5.2使用 SPI 接口进行配置"中显示了以下时序图。

图中显示、在 SPI 上启动串行数据包之前 SCLK 为 低电平、并激活 SEN (低电平有效)-在 SPI 上的串行数据包之间、SCLK 为低电平。    

问题:

1.用户是否可以在数据包之间将 SCLK 设置为高电平、如下面的所示?

2.那么、如上所示、在 SCLK 和 SEN 之间是否有任何保持时间要求?

3.在上图中、SCLK 的第一个下沿可以是 SEN 的下沿之前还是 SEN 的下沿之后?

此致、Taki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我已要求设计团队提供有关此方面的任何信息。

    此致、

    Geoff

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    感谢您的快速响应。
    我将等待设计团队的反馈。

    此致、Taki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我收到了设计师的反馈。  以下是答案

    1) 1) SCLK 在数据包开始之前可处于任何状态(1或0)

    2)否、不需要该引脚(位于 SCLK 下降沿和 SEN 下降沿之间)

    3)两者都应该是好的

    此致、

    Geoff