This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DLPC3433:开机过程中是否需要PARKZ

Guru**** 2579275 points
Other Parts Discussed in Thread: DLPC3433, DLPA2000, DLPA3005, DLPA2005, DLPA3000

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/dlp-products-group/dlp/f/dlp-products-forum/1086414/dlpc3433-is-parkz-is-required-during-power-on-sequence

部件号:DLPC3433
“线程”中讨论的其他部件: DLPA2000DLPA3005DLPA2005DLPA3000

您好,

我在处理DLPC3433的Linux驱动程序中的开机顺序时遇到了一个奇怪的问题。

我的设计具有用于PROJ_ON,PARKZ的GPIO和用于VCC_18, VCC_INTEF和 VCC_FLSH的稳压器。

所以,我尝试使用下面的序列来启用芯片。

1.启用PROJ_ON

2.延迟500毫秒

3.启用 VCC_18, VCC_INTF和 VCC_FLSH电脑控制器

4.延迟10毫秒

5.启用PARKZ

芯片禁用与上述情况完全相反。

有了这个,我就能检测到芯片,一切都很顺利。 但从Linux 控制台等软件中,当我使用'poweroff'命令关闭系统电源时,系统已关闭,但投影仪仍处于打开状态,我可以看到显示屏。

但是,在Linux设备树中全局启用PARKZ GPIO会导致投影仪关闭。

有什么想法吗?

Jagan。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jagan,

    我们将对此进行调查,并在本周中之前回复您。

    此致,

    Vivek

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jagan,

    您在设计中使用什么PMIC?

    此致,

    奥斯汀

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    SoC中的PMIC是您的意思? AXP223和SoC是Allp赢家R16。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jagan

    要确认,您没有驱动电源的DLPA (DLPA2000,DLPA2005,DLPA3000,DLPA3005)芯片? 如果没有正确的DLPA连接,DLPC将无法引导。

    要回答标题中的原始问题,系统初始化需要PARKZ。 从 DLPC3433数据表的图9-1中

    (D):PARKZ必须在RESETZ发布之前处于高位,以支持自动初始化。 电源符合规格后,RESETZ还必须保持在低电平状态至少5毫秒。

    此致,

    奥斯汀

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     我的设计中有DLPA3000。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jagan,

    我们可以看看这个问题。 请给我们一些时间来查看您提供的所有信息。

    此致,

    John

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jagan,

    我不清楚您的设计。 听起来似乎DLPC3433上的此引脚未被上拉到VCC并连接到DLPA3000上的INTZ。 这是否正确?

    典型的通电正时采用PARKZ驱动,因为VCC管路驱动得高。 类似地,PARKZ 旨在与VCC和VDD一起驱动低电平。 请参阅 DLPC3433数据表的第9.2 节。 这些时钟通常由DLPA3000和DLPC之间的连接处理,如 我们的参考设计中所述。 时间的差异很可能是您观察到的行为不当的原因。

    此致,

    奥斯汀

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您是指硬件设计的时间安排?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jagan

    这些计时可在 DLPC3433数据表的第9.2 节中查看。  

    如何在您的设计中控制VCC_18,VCC_INTEF,VCC_FLASH和PARKZ? 从您的描述看,这些信号似乎不受DLPA3005控制。 是这样吗?

    此致,

    奥斯汀