工具与软件:
您好!
我们使用具有定制设计 PCB 的 DS92LX1621/1622来将数据从摄像头传输至 FPGA 电路板。 此外、我们还有帧触发器和 PWM 信号、我们要使用其中一个 GPIO 将其从 FPGA 板传输到摄像头。
SER/DES 芯片均在摄像头配置中进行设置、并且应用大部分在工作。 我们可以使用定义的触发脉冲从摄像头建立数据流。
但是、如果我们按照 DES -> SER 的方向配置第二个 GPIO、并尝试传输我们的 PWM 信号(也保持恒定高电平)、则会在其他 GPIO 上观察到许多反向通道 CRC 错误和杂散信号。
正向 CRC 错误计数器通常为0。
我们还观察到、从相机读取到25MHz int 时、串行器上的 PCLK 在50MHz 之间切换。 帧之间的时钟。 此开关打开时、DES 上的 LOCK 引脚在~280us 内变为低电平。 似乎也是假信号出现在我们的摄像头触发器(GPIO0)上的时候。
从外部 PCLK 切换到内部 CLK 时、这是否预期会失去锁定?
我们如何确保在时钟之间切换时 SER 的 GPIO 输出中没有出现杂散信号?
此致、
Simon