工具与软件:
团队、
我想问几个关于 TIOS102x 芯片规格的问题。
来自于数据表:-
"该器件的 VCC 和 OUT 引脚能够20 μs 在源阻抗为500 Ω 的情况下承受高达1.2kV 的1.2/50至8/IEC 61000-4-5浪涌。"
该语句与使用的 TIOS101x 现有芯片相同。
在对 OUT 引脚施加+1kV 浪涌测试期间、问题如下:
1.芯片的行为是什么
它是否进入电流故障检测模式和 NFAULT 输出指示?
2.如果是、它是否遵循如下所示的计时开关特性?
这意味着 OUT 引脚需要等待"NFAULT 驱动器重新启用等待时间+最大值 UVLO"时序后的 OUT 重新启用延迟、恢复输出总共需要大约65ms?
3.是否有任何解决方案在+1kV 浪涌测试期间无法进入电流故障检测模式和 NFAULT 输出指示?
4. TI 是否有关于此浪涌测试的测试报告?
谢谢!
Frank
如果有任何困难要回答、请稍后告诉我