https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1494353/ds280br820-ds280br820
器件型号:DS280BR820主题中讨论的其他器件:TDP2044、、 DS280BR810
工具与软件:
您好!
在要求我们的硬件团队订购20Gbps 之前、我想知道 ds280br820、tdp2044和 ds280br820之间的深度差异。
感谢您的及时回复。
此致
Rhani
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1494353/ds280br820-ds280br820
器件型号:DS280BR820工具与软件:
您好!
在要求我们的硬件团队订购20Gbps 之前、我想知道 ds280br820、tdp2044和 ds280br820之间的深度差异。
感谢您的及时回复。
此致
Rhani
尊敬的 Rhani:
与 DS280BR810相比、DS280BR820提供更高的高频增强功能和带宽。 DS280BR810在 RX 和 TX 引脚上都具有串联交流耦合电容器、而 DS280BR820仅在 RX 输入端具有串联交流耦合电容器。
我将一根电缆放在一起、比较了器件的一些特性。 如果您不确定要选择哪个器件、我会考虑执行仿真。
DS280BR8x0 | TDP2044 |
|
|
谢谢!
Drew
您好、Drew:
感谢您的及时回复。 非常感谢。
根据我的理解、DS280的升压比 TDP2044的升压效果更好、但回波损耗最差、意味着将一些能量返回 Tx。 我不知道它会对灌电流(FPGA 接收器)产生多大的影响。 SDD11的4dB 差(-16dB 与-12dB)、我想意味着损失了40%。 另一个奇怪的事情是、为什么 DS280的 SDD11和 SDD22是不同的。 每个通道应该相同。 我不解释这种区别。
我还看到 ACCM 在 DS280中定义、但在 TDP2044中没有定义、上升时间相同。
我可以在 DS280中看到某些后体前体设置、而在 TPD 中没有任何设置。 如果我的理解是正确的、该前体/后体应该有助于启用/调整 FFE 中的一些抽头。 TDP2044似乎只有 CTLE 而不是 FFE、但很难说。 该 FFE。 这些前后光标应该有助于张开眼睛、比如更好地对输入脉冲进行采样、这应该有助于 ISI。
选择哪种产品仍然很困难、但两者都处于压印的20Gbps。
此致
Rhani
尊敬的 Rhani:
另一个奇怪的事情是为什么 DS280的 SDD11和 SDD22不同。 每个通道应该相同。 我不解释这种差异。
SDD11是接收器回波损耗。 SDD22是发送器回波损耗。
我还看到 ACCM 是在 DS280中定义的、但它不是在 TDP2044中定义的、上升时间也是如此。
什么是 ACCM?
我可以在 DS280中看到前体光标的一些设置、而在 TPD 中却没有看到任何设置。 如果我的理解正确、该前标/后标应有助于启用/调整 FFE 中的一些点击。
请注意、DS280BR8x0具有线性和非线性(限制)模式。 PRE/POST 仅在限制模式下应用、并使用固定延迟(因为器件无法了解信号的数据速率)。 TDP2044充当线性转接驱动器。 是否需要线性转接驱动器? 如果使用具有链路训练的协议、则需要此功能。 如果不使用链路训练、则限制性转接驱动器会起作用。
选择哪款产品仍有困难、但都是以20Gbps 印花的。
您能否分享一个包含估计插入损耗的项目方框图?
谢谢!
Drew
您好、Drew:
是的、正确、 SDD22用于 Tx。 我误读了这个。
ACCM 是共模交流输出: 电气接口的 TX 通常是全差分电路、其输出应具有恒定的共模电压。 TX 中共模交流信号的原因是:差分电路中的时间偏斜(例如封装、过孔、布线) BW 不匹配或不相关的噪声(引脚驱动器之间的常见问题)。 它的单位为 mV。 当前在 TDP2044中定义了它、但在 DS280中未定义。 这种影响会导致差分信号出现一定程度的失真、并可能影响受电方。 它还可能导致一些 EMI。
是的、我正在使用链路训练、但我不确定链路训练和线性转接驱动器之间的相关性。 为什么限幅转接驱动器无法用于链路训练?
10GHz 时的插入损耗 约为-12dB、而对于其他一些项目则为@-5dB。
此致
Rhani
尊敬的 Rhani:
您的 FPGA 有哪些均衡功能?
[报价 userid="648402" url="~/support/interface-group/interface/f/interface-forum/1494353/ds280br820-ds280br820/5743061 #5743061"]是的、我使用的是链路训练、但我不确定链路训练与线性转接驱动器之间的关系。 为什么限幅转接驱动器无法用于链路训练?[/QUOT]链路训练在 TX 和 RX 之间形成反馈环路、以确定最佳 TX 设置。 TX 调整其设置(即摆幅、预选、后选)、而 RX 测量信号质量并请求对信号进行调整。
限幅转接驱动器会中断该反馈环路、因为对摆幅、前置和后置的调整不会通过转接驱动器传播。
谢谢!
Drew