This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLIN1029A-Q1:EN 引脚漏电流解释

Guru**** 2455360 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1497590/tlin1029a-q1-en-pin-leakage-current-interpretation

器件型号:TLIN1029A-Q1

工具/软件:

您好、

我们计划移除 EN 引脚的外部下拉电阻。

要分析删除的影响、我们需要以下信息:

  • 当 EN=0时、指定的漏电流为-5uA/+5uA:漏电流是否流经800k Ω 电阻器?
  • 连接到 TLIN1029 EN 引脚的 MCU 引脚具有0.5uA 的漏电流。 当 MCU 引脚悬空时、从 MCU 流经800k Ω 的漏电流为0.5uA、会导致 EN 引脚上的电压为0.4V。 除了 TLIN1029的0.5uA MCU 漏电流之外、您是否会看到来自 TLIN1029的任何漏电流可能会导致 TLIN1029导通?

在这种情况下、是否可以依靠内部下拉电阻来避免在 MCU 未驱动 EN 引脚时误导通?

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sri:

    是的、0.4V 远低于 EN 引脚的 VIL 规格、并将被视为低电平。 因此、可以依靠内部下拉电阻、谢谢。

    • 是的、漏电路径包括通过800k Ω 的路径。
    • 否、0.4V 低于0.8V VIL、并且将被视为有效低电平、因为要实现有效高电平、需要2V VIH。

    此致、

    Michael。