This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65DSI86-Q1:CAN't 获取 DP 信号输出

Guru**** 2445440 points
Other Parts Discussed in Thread: SN65DSI86, SN65DSI86-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1504743/sn65dsi86-q1-can-t-get-dp-signal-output

器件型号:SN65DSI86-Q1
主题中讨论的其他器件:SN65DSI86TEST2

工具/软件:

尊敬的团队:

客户尝试使用 SN65DSI86 EVM 并将其连接到其 MB。

有时、它们无法获得显示输出。

将0x96配置为0x0A 、但链路训练仍关闭。

下面是它们的软件设置。

e2e.ti.com/.../SW-Setting.txt

它们还在板上具有 SN65DSI86-Q1、在上一个案例研究中、我们需要将 TEST2引脚拉至高电平、然后我们可以将0x5A 配置为0xC。

但我们发现一些电路板仍然无法输出 DP、即使我们已经将 TEST2引脚拉至高电平。

结果表明0x5A 仍是只读的、我们得到了0xD 值。

想知道什么可能导致这种现象。

->将 TEST2引脚拉至高电平->将0x16[0]设置->将 EN 拉至高电平

这是 我们得到的 F0~F8错误寄存器:

您能帮我们检查并与我们分享您的意见吗?

谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Evan:

    当系统工作时、对0x5A 寄存器的写入是否起作用? 它是否仅在不工作的情况下才不写入?

    您能否验证 TEST2和 EN 引脚上电序列? 是否可能在 EN 上升沿期间不会被拉高?

    当系统工作时、0xF0 - 0xf8寄存器是否显示相同的值? 在不工作的情况下、这些寄存器上是否显示其他错误? 了解问题是否总是相同会有所帮助。


    此致、
    Ikram

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的  Ikram:

    感谢您的分享。

    我们已经阐明了这是 TEST2和 EN 引脚中的序列问题。

    立即关闭此案例。