This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65DPHY440SS:有关共享 I2C 总线上 SN65DPHY440SS 寄存器保持的阐述

Guru**** 2392095 points
Other Parts Discussed in Thread: SN65DPHY440SS, ADS1015

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1520683/sn65dphy440ss-clarification-on-sn65dphy440ss-register-retention-on-shared-i2c-bus

器件型号:SN65DPHY440SS
"主题中讨论的其他器件: ADS1015"

工具/软件:

您好:

在 MCU 启动时、我们使用100kHz 的 I2C 时钟速度配置 SN65DPHY440SS 重定时器的 CSR 寄存器 。 此后、我们将 I2C 总线速度切换至400kHz 、以便与同一总线上的 ADS1015 ADC 进行通信。

我们想确认重定时器是否会在 I2C 速度增加后保留其配置的寄存器值、并且在同一总线上使用具有不同 I2C 速度的器件是否会导致任何干扰或意外行为。

我们希望您能就此问题提供任何指导。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    您是否可以 以100kHz 的频率运行 ADS1015 ADC? 我不建议在同一总线上混用 I2C 速度、因为较快的 I2C 速度可能会使 DPHY440感到困惑。  

    谢谢

    David