This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS160PR421:转接驱动器 DS160PR421

Guru**** 2382960 points
Other Parts Discussed in Thread: DS160PR421, DS160PR410
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1536981/ds160pr421-redriver-ds160pr421

器件型号:DS160PR421
《Thread 中讨论的其他器件: DS160PR410》

工具/软件:

尊敬的 TI 团队:

我只能在 3 英寸以内路由 PCIe 3 线路、但我的电路板设计无法做到这一点、因此我们必须使用 PCIe 3 转接驱动器。

我选择了 DS160PR421 同样,但我有基本的怀疑

1) 我应该考虑哪些基本参数?

2) 使用转接驱动器后、我可以路由多大的最大布线长度?

3) 是否高于转接驱动器遵循“PCI_CM.3.0"<xmt-block0>“ Express_Base_Specification_Revision_标准?

4) 我有 1RX 对、1TX 对和 1CLK 对,所以我是否也应该为 PCIe 差分时钟使用转接驱动器?  

谢谢、

Arvind

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Arvind:

    1) 我应该考虑哪些基本参数?

    如果您是第一次使用 TI 转接驱动器、我们介绍转接驱动器工作原理的应用手册可能会对您有所帮助: https://www.ti.com/lit/an/snla461/snla461.pdf 

    转接驱动器旨在帮助补偿超过设计要求或信号协议允许的预算的插入损耗。 因此、在规划时、最好尽可能详细地分析您的项目:

    • 我记得没错、PCIe 第 3 代规范在 4GHz 下允许存在 22dB 的插入损耗。 您说过您的限制是 PCIe Gen 3 线应低于 3 英寸:
      • 您是否知道在 4GHz 下电路板上的 3 英寸相当于多大的插入损耗?
      • 当布线为 3 英寸时、您是否知道电路板或系统上的总链路损耗(包括根复合体和端点插入损耗)?
    • DS160PR421 是一款具有 8 个 RX 通道和 4 个 TX 通道的转接驱动器多路复用器。 根据我的理解、听起来您只是直接路由信号、可能不需要多路复用器功能。 如果是这种情况、我推荐使用 DS160PR410 转接驱动器(4 个 RX 和 4 个 TX 通道)、该转接驱动器既不那么复杂、又支持 EEPROM  
    2) 使用转接驱动器后、我可以路由多大的最大布线长度?

    从数据表中可以看出、DS160PR421 的最大 4GHz CTLE 增强为 11dB、我们的其他第 4 代转接驱动器产品与之类似。 因此、理论上、总链路损耗的覆盖范围扩展应比 22dB PCIe 第 3 代预算额外大约 50%。 根据我的实践经验、我会说、通过实验可以实现 40-45%的覆盖范围扩展。 我不能说它如何转化为您的情况下的最大布线长度、因为总链路损耗计算还包括我之前提到的根复合体和端点损耗。

    3) 是否高于转接驱动器、遵循“PCI_CM.3.0"<xmt-block0>“ Express_Base_Specification_Revision_标准?

    DS160PR421 针对 PCIe 第 4 代设计和测试、但它也向后兼容 PCIe 第 3 代。

    4) 我有 1RX 对、1TX 对和 1CLK 对、那么我是否也应该为 PCIe 差分时钟使用转接驱动器?  [/报价]

    PCIe 100MHz 时钟的频率比 PCIe 数据信号低得多、因此它几乎不会受到信号衰减程度的影响。 我没有遇到任何 PCIe 时钟需要信号调节的应用、即使遇到了、 转接驱动器也不是适合在其上运行的 IC。

    此致、

    Evan Su