This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83867IR:关于新修订版本详细信息

Guru**** 2473260 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1554741/dp83867ir-about-new-revision-detail

器件型号:DP83867IR


工具/软件:

尊敬的团队:

我对数据表修订版 I 中所述的 DP83867 IC 修订版有几个问题:

  1. 从 Rev.H 开始、添加了器件地址 0xA0 到 0xA3 处的增益控制寄存器(数据表 Rev.I、第 90 页)。 这是否意味着增益值与之前的修订版本相比发生了变化? 或者、在默认增益保持不变的情况下是否新添加了这些寄存器?

  2. 根据修订版 F、介绍了地址 0x0053 处的 Viterbi 模块配置 (VTM_CFG)(数据表修订版 I、第 86 页)。 如果与默认设置一起使用、与之前的修订版本相比、这是否会导致行为变化?

  3. 从 Rev.F 开始、TX_EN 和 TX_CTRL 的引脚类型已从“输出“更改为“输入“。 您能否确认这是对文档错误的更正、而不是规格更改?

  4. 从 Rev.H 开始、RGMII 控制寄存器(RGMIICTL、地址 0x0032、数据表 Rev.I、第 83 页)中的 RGMII_TX_CLK_DELAY 和 RGMII_RX_CLK_DELAY 的默认值从 0 更改为 1。 这是否也是文档更正、而不是规范更改?

  5. 通过 strap 配置启用 RGMII 和 AMDIX 时、对于 RH 和 RL、是否可以将 RX_D6 strap 配置保持为开路? 我已经查看了 DP83867 原理图检查清单 (www.ti.com/.../slvrbn1)、感谢您确认。

感谢您的支持。

此致、

teritama

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Teritama、  


    已从 Rev.H 中添加了器件地址 0xA0 至 0xA3 处的增益控制寄存器(数据表 Rev.I、第 90 页)。 这是否意味着增益值与之前的修订版本相比发生了变化? 或者、在默认增益保持不变的情况下是否新添加了这些寄存器?

    增益值没有变化。 此寄存器未保留供客户使用。 但请注意、这些寄存器上的默认值由修整确定。  

    在 Rev.F 中、介绍了地址 0x0053 处的 Viterbi 模块配置 (VTM_CFG)(数据表 Rev.I、第 86 页)。 如果与默认设置一起使用、与之前的修订版本相比、这是否会导致行为变化?

    与之前的修订相比、行为不会发生变化。  

    在 Rev.F 中、TX_EN 和 TX_CTRL 的引脚类型已从“输出“更改为“输入“。 您能否确认这是对文档错误的更正、而不是规格更改?

    这是对误差的校正。  


    在 Rev.H 中、RGMII 控制寄存器(RGMIICTL、地址 0x0032、数据表 Rev.I、第 83 页)中的 RGMII_TX_CLK_DELAY 和 RGMII_RX_CLK_DELAY 的默认值从 0 更改为 1。 这是否也是文档更正、而不是规范更改?

    这是对误差的校正。  

    通过 strap 配置启用 RGMII 和 AMDIX 后、对于 RH 和 RL、是否可以让 RX_D6 strap 配置保持为开路? 我已经查看了 DP83867 原理图检查清单 (www.ti.com/.../slvrbn1)、但感谢您确认。[/报价]

    对于默认模式(模式 1)、可以将配置 (strap) 保持开路状态。  

    此致、
    j