This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AVC4T774:电平转换器悬空引脚行为

Guru**** 2573695 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1563427/sn74avc4t774-level-shifter-floating-pin-behaviour

器件型号:SN74AVC4T774


工具/软件:

您好、  

我正在通过 PCB 使用 74AVC4T774 电平转换器 IC。 我的 VCCA 电压为 3.3V、VCCB 电压为 1.2V、方向从输入 B --> A 开始设置。我想知道如果信号 B 悬空、输出 A 的预期行为是什么? 在数据表中、电平转换器似乎没有内置的上拉/下拉电阻。

此致、  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    输出将为低电平、高电平或振荡。 您还将收到击穿电流;请参阅 【常见问题解答】慢速或浮点输入如何影响 CMOS 器件?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Manher、

    Clemens 正确、当输入保持悬空时、输出状态将未知。 我们建议使用上拉或下拉未使用的输入引脚。

    此致、

    Josh  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好 Josh 和 Clemens、  

    感谢您的反馈、很抱歉给我稍后的回复。 如果我的 VCCB 电压为 1.2V、并且将其中一个输入 B 本身保持悬空、那么该输入 B 本身会达到多少电压? 它是高电平/低电平、还是可能会充电至 VCCB? 输出 A 被拉高至 3.3V

    此致  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Maher、

    由于您的输入不是上拉高电平或下拉低电平、因此您的输入将处于不可确定的状态。

    此致、

    Josh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    “悬空“就是指这种情况;任何弱影响(漏电流,电噪声)都会影响它、输入引脚的电压可能会浮动。

    输出强驱动高电平或低电平、因此上拉电阻不会影响它。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好 Josh 和 Clemens、  

    由于芯片内部泄漏、这个悬空的输入 B 是否可以充电到与 VCCB 相同的电压? 这就是我在本例中注意到的、我只想确认泄漏是否来自芯片本身

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Maher、

    这是可能的、但正如 Clemens 指出的、它可能会受到其他因素的影响、如电噪声。  

    鉴于这种不确定性、因此我们始终建议将输入强制进入已知的逻辑状态。

    此致、

    Josh