This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83822I:在 VDDIO 未通电时向 IO 引脚施加电压

Guru**** 2577385 points
Other Parts Discussed in Thread: DP83822I

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1573679/dp83822i-applying-voltage-to-io-pins-when-vddio-is-not-powered

器件型号:DP83822I


工具/软件:

尊敬的团队:

我使用的是 DP83822I、对 IO 引脚的绝对最大额定值有疑问。 根据数据表、最大输入电压为 VDDIO + 0.3V。

在我们的系统中、VDDIO 供电 3.3V 电压。 但是、在某些情况下、PHY 的 VDDIO 可能尚未通电、而外部信号(例如,时钟或其他 IO)已经存在并以 3.3V 电压驱动。

这种情况不会在正常运行期间发生、但可能会在电源故障时发生、即 PHY 断电、而外部 IO 信号保持活动状态。

这种情况是否会违反绝对最大额定值、并可能会损坏器件? VDDIO 未供电时、IO 引脚是否有任何内部保护机制? 是否有任何可避免此类问题的推荐设计实践?

提前感谢!

此致、

Yuta Furuki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Yuta:

    请注意、DP83822 是一款较旧的器件。

    为未上电的器件提供常规电平输入不应对器件有害。 稍后出现 PHY 电源是一个常规用例、因此这里不应该有问题。 绝对最大限值的特点在当今的标准中被认为是传统的。 这实际上适用于器件的有效运行。

    此致、

    Gerome

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Gerome:

    非常感谢您的答复。 我了解 DP83822 的特性。 您的解释非常有帮助、我更有信心继续推进设计。 感谢您的支持。

    此致、Yuta Furuki