This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65LVDM176:SN65LVDM176 输入差分电压损坏条件

Guru**** 2668435 points

Other Parts Discussed in Thread: SN65LVDM176

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1584368/sn65lvdm176-sn65lvdm176-input-differential-voltage-damage-condition

器件型号: SN65LVDM176

您好:

我正在使用包含 TI SN65LVDM176 的 COTS FPGA 解决方案系统 在简单的非多点应用中测试 M-LVDS 收发器。 在另一个论坛上、这款 LVDM 收发器似乎在轻负载背板配置中与 m-LVDS 兼容、但我想特别想知道 SN65LVDM176 收发器可以接收的差分电压摆幅。 在 SN65LVDM176 数据表中、建议的最大输入差分电压列为 0.6V、但我要发送到 SN65 收发器的信号是符合 TIA/EIA-899 标准的 m-LVDS 信号、差分摆幅为 480mV 至 650mV。  

我的问题是:如果我尝试接收符合 TIA/EIA-899 标准的信号、且差分输出电压为 650mV(比建议/允许条件高)、SN65LVDM176 是否会损坏? 此外、如果我始终以这一差分摆幅量输入信号、我是否会随时间推移向 SN65 施加应力?

提前感谢!

 

指向参考论坛的链接: SN65LVDM050-Q1:兼容 M-LVDS — 接口论坛-接口 — TI E2E 支持论坛 

数据表:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Stephanie:

    只要共模 电压低于 2.075V、50mV 过压就应该正常。 A 或 B 引脚的单端绝对最大额定值为 4V、因此、只要保持低于该值、器件就不会立即损坏。  

    此致、

    马特