This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83867IR:仿真结果

Guru**** 2680595 points

Other Parts Discussed in Thread: DP83867IR

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1591370/dp83867ir-simulation-results

器件型号: DP83867IR

您好、

我已经为 DP83867IR、TX 线路运行仿真并附上了相同的结果。 请验证折纸、并告知我是否可以将其视为已通过。 在案例 1 中我在 VIL 上略有振铃、案例 1 是在 PHY 附近添加了 4.8pF 的 C_Comp 电容器。 是否可以接受在 VIL 上进行回铃?

谢谢、

Usman

 AM64_ANI_LVCMOS_CPSW_RGMII1_Fast_1P8_IO.pdf 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Usman:

    如前所述、只要回铃不违反 Vcc/2 并满足 Vcc/2 的建立/保持时间、便符合 PHY 的 RGMII 标准。 上升和下降时间对 PHY 无关紧要。

    此致、
    j