This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LSF0204-Q1:Circuti 回顾和问题

Guru**** 2680515 points

Other Parts Discussed in Thread: LSF0204

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1599104/lsf0204-q1-circuti-review-and-question

器件型号: LSF0204-Q1
主题中讨论的其他器件: LSF0204

我们的合作伙伴公司即将实施如下所示的电路。
请允许我确认以下 1 至 3 项。
提前感谢您。

1. Signal_A1 的逻辑电平
如果 Signal_B1 被上拉 (R3) 拉高、那么该电路中的 Signal_A1 是否为 1.8V?
背景:最初有一个上拉电阻器而不是 C1、但它们试图用 C1 替换电阻器、以防止 Signal_A1 从低电平变为高电平时出现过冲。 目的是将过冲的高频分量通道连接到电源。

2. Signal_B2 的逻辑电平
Signal_A2 有一个下拉电阻、Signal_B2 有一个上拉电阻。
只要源极器件以足够的驱动强度输出高/低电平、是否可以防止由于电阻分压器而导致的中间电压?

3. Vref_B 接通且电压上升至 3.3V 时的行为
当 Vref_B 导通且电压上升到 3.3V(在以下期间)时、LSF0204 的端口 B 的状态是什么?
在 Vref_B 导通之前、SignalA2 由源器件驱动为低电平。 我想专门检查 Signal_B2 在 Vref_B 上升期间是否可以保持低电平。
VREF_B = 0V
0V < Vref_B < Vref_A
VREF_A < Vref_B < Vref_A+0.8V

 

应用电路
* Vref_A (1.8V) 完全开启后、Vref_B (3.3V) 会导通。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Seki-san:

    1.如果通过使用外部上拉电阻使 B 侧空闲、则 A 侧也将为高电平。 但是、如果任一侧决定驱动为低电平、则另一侧将跟随、总线将驱动为低电平。

    2.由于此器件的 I/O 具有开漏特性、因此不建议使用下拉电阻。 如果将信号 A2 用作输出、由于外部下拉、它将永远无法完全达到 1.8V。 如果必须 使用下拉电阻、我会建议使用与外部下拉电阻(即 TXU0x04-Q1)更兼容的不同器件。  

    3.在这种情况下、如果 A2 正在驱动/保持低电平状态且 VREFA/ EN 已经偏置到 1.8V、则 B 侧也会看到逻辑低电平状态。  

    有关该器件功能的其他信息、请参阅 https://www.ti.com/video/series/understanding-the-lsf-family-of-bidirectional--multi-voltage-lev.html

    此致、

    插孔