Other Parts Discussed in Thread: LSF0204
器件型号: LSF0204-Q1
主题中讨论的其他器件: LSF0204
我们的合作伙伴公司即将实施如下所示的电路。
请允许我确认以下 1 至 3 项。
提前感谢您。
1. Signal_A1 的逻辑电平
如果 Signal_B1 被上拉 (R3) 拉高、那么该电路中的 Signal_A1 是否为 1.8V?
背景:最初有一个上拉电阻器而不是 C1、但它们试图用 C1 替换电阻器、以防止 Signal_A1 从低电平变为高电平时出现过冲。 目的是将过冲的高频分量通道连接到电源。
2. Signal_B2 的逻辑电平
Signal_A2 有一个下拉电阻、Signal_B2 有一个上拉电阻。
只要源极器件以足够的驱动强度输出高/低电平、是否可以防止由于电阻分压器而导致的中间电压?
3. Vref_B 接通且电压上升至 3.3V 时的行为
当 Vref_B 导通且电压上升到 3.3V(在以下期间)时、LSF0204 的端口 B 的状态是什么?
在 Vref_B 导通之前、SignalA2 由源器件驱动为低电平。 我想专门检查 Signal_B2 在 Vref_B 上升期间是否可以保持低电平。
VREF_B = 0V
0V < Vref_B < Vref_A
VREF_A < Vref_B < Vref_A+0.8V
应用电路
* Vref_A (1.8V) 完全开启后、Vref_B (3.3V) 会导通。 