Other Parts Discussed in Thread: SN65DSI83-Q1
器件型号: SN65DSI83-Q1
我们正在定制平台上将 SN65DSI83-Q1 MIPI-DSI 转 LVDS 桥接器与纵向 800×1280 LVDS 面板集成。 使用的 Linux 内核版本为 4.19、并使用 Linux 版本 5.14 中的反向驱动程序。
观察到的行为:
桥接器接收 DSI 数据(LVDS 线路切换和面板显示图像)
测试图形模式也不会显示为全屏 (0xE5 错误标志显示 0x3D)。
LVDS 格式为 24bpp;单链路;使用 4 通道 DSI。面板时序: Hactive = 800, Vactive = 1280 HFP = 64, HBP = 80, HS = 16 VFP = 10, VBP = 40, VS = 2 Pixel clock ≈ 76.7 MHz
需要对以下项目的支持:
76–80MHz 像素时钟的正确 DSI 时钟范围选择(对于 24bpp、4 个通道、DSI HS 时钟预计~450–500MHz)。
800×1280 单 LVDS 通道、 24bpp 的以下寄存器的建议值:
0x10(DSI 通道配置)0x11(EQ 设置)0x12(DSI 时钟范围)0x18(极性和 24bpp 模式)0x20–0x2D(水平/垂直时序)0x28/0x29(SYNC 延迟)