This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65LVDS100:SN65LVDS100的相位噪声

Guru**** 668880 points
Other Parts Discussed in Thread: CDCLVD2102, SN65LVDS100
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1084702/sn65lvds100-phase-noise-for-sn65lvds100

部件号:SN65LVDS100
线程中讨论的其他部件:CDCLVD2102

您好,

我想使用此设备将时钟缓冲到 FPGA,该 FPGA 还具有相位噪声输入要求(多个频率的 DBC 值)。

您是否有此设备的相位噪声图结果? (例如,您放在 CDCLVD2102设备的数据表中)。

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    请参阅第10.3.2.1节信令速率,边缘速率和新增抖动,SN65LVDT10x 系列设备的标称总抖动为28 ps,而最差的抖动为65 ps。 28 ps 代表用户界面的不足6%,65 ps 代表用户界面的13%。

    谢谢

    大卫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是否有方法像 连接的图片一样将此信息传输到相位噪声值(而不是抖动)? phase noise info example for CDCLVS2102 - 1phase noise info example for CDCLVS2102 - 2

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    不幸的是,我没有 SN65LVDS100的相位噪声图。

    谢谢

    大卫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的努力。

    你好