这是与此帖子相关的问题:
https://e2e.ti.com/support/interface-group/interface/f/interface-forum/727336/xio2001-power-up-sequence-pcir
看起来,按照 EVM 设计,PCIR 将会与3.3V 导轨大约同时断电。
引用了 EVM (P10)的用户指南,以显示如何实施 PCIR。
它使用从 VDD_33到 PCIR 的 RC 滤波器,因此 PCIR 在3.3V 导轨后略微上升。
但这意味着在断电期间,PCIR 在3.3V 导轨之后会略微下降。
但根据 PowerDown 序列,它建议,并且 Malik 在上述 E2E 帖子中得到证实,应先删除 PCIR ...
在断电期间,需要卸下1.5V/3.3V 之前的 PCIR,以确保 XIO2001 PCI 总线的 I/O 单元“关闭”,然后主电源可以下降。
这与 EVM 设置不符...我能否得到一些澄清?
在使用 RC 滤波器将 PCIR 连接到3.3V 轨的情况下,遵循 EVM 设置是否正常?
在3.3V 导轨后,PCIR 略微上升,而在3.3V 下降后,电源略微下降...
通过选择与3.3V 轨道的斜坡率相对的正确 RC 时间常数,可以最大限度地减少这一影响...
此致,
Darren