主题中讨论的其他部件:CDC421A156
您好,
我想选择具有适当抖动的参考时钟。
从40 ps峰间抖动的初始要求来看,如何计算12kHz-20MHz之间的抖动RMS,而不进行噪声折叠?
谢谢
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好,
我想选择具有适当抖动的参考时钟。
从40 ps峰间抖动的初始要求来看,如何计算12kHz-20MHz之间的抖动RMS,而不进行噪声折叠?
谢谢
需要测量随机抖动rms。 您可以通过示波器方法或通过相位噪声测量以及使用频谱分析仪进行后续集成来为有问题的振荡器执行此操作。 获得sigma RJ值后,将其乘以N因子,以获得所需BER级别。 通常,TI提供的低噪声振荡器和频率合成器(如DOE)在数据表中具有RJ规范。 请参阅以下示例。
https://www.ti.com/lit/ds/symlink/lmk61e2.pdf
谢谢!
Rodrigo Natal
非常感谢您的回答,但我仍有一些问题。
应在哪个集成频段测量RJ? 该值将会很大程度上取决于此集成频段。
特别是当XO已连接到TLK (无滤波器,无PLL)时,集成频段是否应为1kHz到XXXX GHz?
此外,相位噪声的测量将采用单侧带。
RJ的规格是单侧带还是双侧带? (折叠噪音)
例如,如果RJ =400 FS RMS ->它与参考时钟的相位噪声有何关系,因为没有给出集成频带?
是否必须除以sqrt(2)才能获得非折叠噪音?
同样,我们的目标是选择一个时钟,但供应商通常规格为12k-20MHz,没有噪音折叠。
谢谢
Audrey
您可能会发现下面链接中的TI应用说明非常有用。
感谢您的回答,
如果没有PLL,如何选择集成的起始频率? CDR循环带宽将不适用。规则是需要1kHz?
那么停止频率是Fclock /2或波特率/2? 在TLK上,最大波特率为2.5 Gbaud。 停止频率为1,25 GHz?
这意味着集成频段非常大。
在TLK数据表上,指定为:TX预算=80 ps峰值到峰值
只能将允许的总传输抖动的一部分分配给参考时钟--- > 10 %
因此参考时钟抖动预算=8 ps p-p
经验法则=>对于现代时钟发生器,将允许的参考时钟抖动的25 % 分配给确定性,将75 % 分配给随机抖动。
确定性抖动= 25 % 总抖动= 2 ps p-p
随机抖动= 75 % 总抖动= 6 ps p-p
RJ =6 ps/14 (因为DTD=0,5,BER =10^-12 )= 0428 ps RMS
因此,我必须选择一个时钟,它在1kHz到1,25 GHz的集成频段上显示428 FS RMS抖动?
计算中必须存在错误。
谢谢你
Audrey
您好,
相关内容: 如果没有PLL,如何选择集成的起始频率? CDR循环带宽将不适用。规则是需要1kHz?
那么停止频率是Fclock /2或波特率/2? 在TLK上,最大波特率为2.5 Gbaud。 停止频率为1,25 GHz?
这意味着集成频段非常大。
您的RJ计算实际上看起来是正确的。 TI提供了具有这种良好性能的振荡器和频率合成器部件号。 请查看TI时钟产品组合。 例如,下面的部件号具有低至380 FS RMS的输出抖动 ,集成在10 kHz到20 MHz之间
谢谢!
Rodrigo Natal