请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:DP8.3822万I 通过TX_CLK相移寄存器0x0042 (TXCPSR),我们可以将TX_CLK相对于Xi时钟的值按ns中位0:3的4倍进行移位。 但是,当位0:3为0000时,基本相移是什么? DP8.3822万数据表中没有相应的规格,使用一个原型进行的基准测试显示初始延迟10-14ns。 是否可以为DP8.3822万指定任何有效范围或最大延迟?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
通过TX_CLK相移寄存器0x0042 (TXCPSR),我们可以将TX_CLK相对于Xi时钟的值按ns中位0:3的4倍进行移位。 但是,当位0:3为0000时,基本相移是什么? DP8.3822万数据表中没有相应的规格,使用一个原型进行的基准测试显示初始延迟10-14ns。 是否可以为DP8.3822万指定任何有效范围或最大延迟?