请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:SN75DP159 主题中讨论的其他部件:LMR1.0515万
我使用的是带Xilinx Kintex FPGA的DP159的再计时器模式和X模式。
DP159数据表未指定最大Vdd电源脉动。
当前使用1.09V的LMR1.0515万
但是,在大多数情况下,设计一直在发挥作用,我们发现使用AMD GPU时会出现更多的位错误,并且正在检查所有可能的问题来源。 Vdd纹波出现,我想知道TI建议的最大电源纹波是什么,以便DP159在此处正常运行。
另外,使用X-Mode恢复时钟作为重新传输的源时钟时出现问题。 在FPGA中将PLL用作独立TX时,我们工作正常,但是,当使用DP159中的X模式恢复时钟作为TX时钟时,FPGA下游接收器报告位错误。