This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS32ELX0421:DS32ELX0421的EMI降低

Guru**** 2459850 points
Other Parts Discussed in Thread: DS32ELX0421, DS32ELX0124

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/583326/ds32elx0421-emi-reduction-of-ds32elx0421

部件号:DS32ELX0421
主题中讨论的其他部件: DS32ELX0124

大家好,

 我想就降低EMI通信的问题与您进行咨询
 DS32ELX0421至DS32ELX0124。

 我的客户使用DS32ELX0421和DSELX0124评估了EMI (3 m)。
 结果,VCCI平均标准的利润率较低。
 他希望提高利润率。
    请参阅随附的文件。

e2e.ti.com/.../Document.xlsx

 他计划于3月29日(日本时间)重新评估EMI (3 m)。
 如果您有任何措施,他应该在重新评估时尝试,
 请告诉我这些信息?

 我从客户那里获得了DS32ELX0421和DS32ELX0124的示意图,
 但我不能在这个网站上发布它。
 如果您能告诉我您的电子邮件地址,我将与您共享。

 此外,如果您有其他必要信息,
 请告诉我。

此致。
Tsuyoshi Tokumoto

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Tokumoto-San,

     

    屏蔽是用于降低EMI的最常用方法。 客户是否可以尝试不同的电缆?

     

    降低EMI的一种强大方法是扩频技术,它可调制信号并将能量扩散到更广的频率范围。 数据表的第13页显示了详细信息。

     

    确保客户遵循数据表中列出的所有PCB布局指南。 在布局上做得好可能会减少EMI。

     

    我们针对降低EMI的通道链路或FPD链路设计考虑事项提出了几项建议。 请随附三个应用说明,其中包含优化布局并考虑减少EMI的指南。

     

    3058.snaa205.pdf

    1411.snla002.pdf

    7875.在高速数据链路article.pdf中使用共模扼流圈

     

    请随时通过电子邮件发送电子邮件至dennis.wu@ti.com

     

    Dennis

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Dennis San,

     非常感谢你的答复,我对我的答复延误表示歉意。
     我告诉您当前的状态。
     我的客户计划评估所保护的新原型
     接头零件已加强。

     当我得到评估结果时,我想就此向您咨询。
      *我打算届时与您分享新的示意图。

     顺便提一下,我无法获得您建议的应用笔记,
     因为该线程已被删除。


    此致,
    Tsuyoshi Tokumoto