This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS6.5982万:更改PDO时的GPIO切换时间

Guru**** 2469250 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/579043/tps65982-gpio-switching-time-when-changing-pdo

部件号:TPS6.5982万

大家好,

我的客户想知道在更改PDO时,从GPIOX下缘到GPIOY上缘的延迟是如何发生的。 他们使用4个GPIO来切换DCDC转换器的使能引脚,他们希望通过TPS6.5982万的GPIO控制确保无缝电压电平切换。  

请告诉我以下两点,以结束他们的问题。 

1.当PDO更改如下时,GPIO信号之间是否可能出现重叠期?

 如果不是,GPIO从下边缘有多长时间的延迟?

我需要在3月8日之前回答这个问题,所以我想尽快得到答复 

此致,

Takashi Onawa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好,

    我能否在今天内得到任何评论,至少是下面的问题1?
    > 1. PDO更改如下时,GPIO信号之间是否可能出现重叠期?

    此致,
    Takashi Onawa
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Onawa-san,

    在调节器看到任何短时脉冲波形干扰之前,GPIO将快速切换。 当我们检查GPIO事件时,可能会有一些轻微的重叠,但其速度比DC-DC控制器快得多。

    谢谢!
    Eric
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Eric San,

    感谢您的快速评论。

    我知道我们可能会看到由于板载寄生帽和内部FET的过程变化而在正时出现一些小故障。 但我的客户猜测GPIO由内部内核控制,需要一些内部时钟来切换GPIO,因此理论延迟时间应由所需时钟及其时钟速率计算。

    您能否获得切换GPIO所需的时钟时间?
    我的客户请求内部内核时钟频率的信息。

    此致,
    Takashi Onawa
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Onawa-san,

    您能否确认客户直流-直流电源的GPIO事件是否正常工作?
    请注意,我们的GPIO事件由固件实施和精确时钟周期计时驱动,具体取决于固件中的其他进程。

    谢谢!
    Eric