This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN75DP159:跟踪实施的设计指南

Guru**** 2470720 points
Other Parts Discussed in Thread: SN75DP159

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/585203/sn75dp159-design-guide-for-trace-implementation

部件号:SN75DP159

您好,

在SN75DP159的输入(从CPU)和输出(到连接器)上,我们可以分别支持哪些建议的迹线参数?

我们想知道输入和输出单个芯片上可以支持的最大VIA数,最大轨迹长度和阻抗。  目前,来自CPU的输入阻抗为85欧姆。

谢谢!

Antony

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Antony,

    我们不提供最大轨迹长度,也不提供最大通气量,DP的差分阻抗为100欧姆。
    信号的完整性受到信道损耗,抖动,歪斜,X-Talk的影响,这就是我们不提供最大长度参数的原因。
    DP159可以补偿通道中的15dB损耗,在重新计时器模式下也可以清除歪斜和抖动。

    如果可能,不要放置通孔,通孔会改变通道的阻抗。
    我建议查看TI高速接口布局指南: www.ti.com/.../spraar7f.pdf

    此致