This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65LV1023A:同一差分总线上的多串行器和单反序列器的终端电阻。

Guru**** 2393725 points
Other Parts Discussed in Thread: SN65LV1224B, SN65LV1023A

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/583688/sn65lv1023a-termination-resistors-of-multiple-serializer-and-single-deserializer-on-the-same-differential-bus

部件号:SN65LV1023A
主题中讨论的其他部件:SN65LV1224B

你好,我很棒。

我想知道如何计算LVDS配置的终端电阻值。

我们有一个LVDS背板,由多个串行器(SN65LV1023A, 2至7)和单个反串行器(SN65LV1224B)组成。(它是SLLS621E的类似配置,图24)

在芯片数据表中(SLLS621E,图24)。 它说,我必须将终端电阻值与总负载阻抗相匹配。

在我的例子中,我有很多序列化器,它是变量。 在这种情况下,如何计算端接电阻器的值? 我们的印刷电路板跟踪阻抗为100欧姆

还有SN65LV1224/SN65LB1023输出1023输出/输入阻抗的任何信息。

此致

Wonyoung。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我建议在LVDS背板的每一端放置一个等于PCB阻抗~ 100欧姆的终端电阻器。

    由于此总线上有多个负载,因此最大操作频率可能会大大低于串行器-解串行器对本身。

    此致,

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回答!

    我还有两个问题要回答你的问题。

    <问题1>

    如果我们在总线上使用六个负载(串行器)和单反序列器(500Mbps (50MHz * 10位),是否有任何问题?

    我担心我们的操作频率。因为TI的LVDS用户手册(第4版)在第10页和第96页上提到M-LVDS的最大操作频率为250Mbps。

    <问题2>

    在sn65lv1224 (文档编号SLLS621E)的数据表中,图24描述了“多点配置”。

    在这种情况下,54欧姆只是一个例子?

    在我们使用六个负载(串行器)和单反序列器的情况下, 我们是否应该使用完全相同的电阻值(54ohm)?

    或者,我们是否应该计算我们的端接电阻值,并考虑负载的数量?

    <问题#3>

    在'多端配置'中,我们应该使用50欧姆还是计算我们的端接电阻值?

    我们的多丢弃配置由单序列化器和五个反序列化器组成。

    此致,

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Choi:

    问题1: 在500 Mbps速度下,六个负载似乎是一项困难的任务。  您是否想过使用IBIS来模拟互连?  每个负载的桩模长度最终将决定接口上可能的最大数据速率。

    问题2: 54欧姆是一个示例。  我从与传输线路阻抗匹配的端接开始。  每端通常为100欧姆

    问题3: 50欧姆是一个示例。  我将从与传输线路阻抗相匹配的端接开始。

    此致,