This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65DSI84:为什么新像素数据在时钟中间看起来会发生变化

Guru**** 2473320 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/579751/sn65dsi84-why-does-new-pixel-data-seem-to-change-in-the-middle-of-a-clock

部件号:SN65DSI84

如果我看第17页图11,它似乎显示新的像素数据是从上升时钟边缘呈90度的。  这是真的吗?  为什么?  我原本希望串行像素流的起点能够边缘对齐,但我可以看到,延迟如何帮助设计我猜中的芯片。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Eric,  

    根据标准,LVDS时钟的上升沿在当前数据循环之前出现两个LVDS子符号。 时钟由4 LVDS子符号高时和3 LVDS子符号低时组成。

    LVDS输出定时参数在6.6 切换特性中说明。

    此致