请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:DP8.3848万I 您好,
我的客户说:
当XI针为高阻抗时,CLK_OUT信号为170MHz时钟输出。
当XI针为低电平时。 CLK_OUT信号为6MHz时钟输出。
(他们拿走了信号波形并把它寄给了我。 它不能附加文件。 是客户数据)
我的客户想知道发生异常时的CLK_OUT信号(25针)。
因此,他们想知道这是否是假定操作。 此操作是否正确?
此外,您能否回答这个问题?
我了解X1时钟必须在通电前保持稳定,这超出了操作保证范围。
所以,我知道你可能不会回答这个问题。
如果可能,请告诉我这一点吗? 这是我的客户的请求。
此致,
Takahiro Ogo