This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP8.3867万IS:需要外部端接

Guru**** 2455560 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/604676/dp83867is-required-external-termination

部件号:DP8.3867万IS

数据表对于未使用的引脚所需的端接有点模糊(除非我漏掉了一些内容)。

数据表显示"注意:当器件在通电后进入功能模式时,IO引脚上的内部上拉和下拉电阻被禁用"。 但在“6.1 unused pins”(启用未使用的引脚)一章中,它指出“DP8.3867万在大多数引脚上具有内部上拉或下拉功能。 数据表详细说明了哪些引脚具有内部上拉或下拉,哪些引脚需要外部上拉电阻器"。

那么,我必须如何终止JTAG?

如果我将其绑带为仅使用SGMII,我是否仍需要端接未使用的RGMII输入引脚?

此致,Jonas

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Jonas:

    JTAG TDI,TMS和TDO可使用上拉电阻器(例如 4.7千欧)。 未使用的RGMII输入引脚可以使用外部上拉电阻器拉低。 这些是建议而非要求。 如果没有这些外部拉电阻器,PHY将工作。 这更多是一种预防措施,用于避免因错误地将输入引脚切换到PHY而产生的任何噪音。 请不要在SGMII模式下,RGMII输出引脚仍将作为捆扎带引脚来控制其各自的功能。 如果您决定将外部拉电阻器放在捆扎引脚上,请参阅捆扎电阻器表以选择正确的值。

    此致,
    Aniruddha
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Aniruddha

    好的,JTAG输入引脚(我假设您指的是JTAG CLK而不是TDO)没有内部终端?
    RMII输入引脚也是如此。

    我非常清楚终止所有输入的重要性,无论使用与否。 但集成电路往往在大多数引脚上有内部上拉,因此可以省略外部引脚。 这些内部电阻器的电阻范围通常为50-100千欧,因此对噪声有点敏感。
    当您说"这更多是为了避免将输入引脚错误地切换到PHY时产生的任何噪音"时,您是否正在考虑这一点,或者这些输入是否具有极高的阻抗(在百万欧姆范围内)?

    此致,Jonas
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Jonas:

    拔出未使用的针脚是一项建议,而不是一项要求。 PHY的内部上拉电阻较弱(kohm),且PHY仍可在未使用的引脚保持浮动的情况下工作。 拉电阻器确实是预防无意中切换引脚的任何噪音的预防措施。

    此致,
    Aniruddha
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您对Aniruddha的澄清

    但是,我建议您更改数据表中的"注意:当设备在通电后进入功能模式时,IO引脚上的内部上拉和下拉电阻被禁用"注释。

    此致,Jonas