This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP8.3848万I:迹线长度

Guru**** 2455560 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/600414/dp83848i-trace-length

部件号:DP8.3848万I
主题中讨论的其他部件:DP8.3849万I

您好,

    以下是客户拓扑。 它是否存在信号完整性风险?  

    我们是否还为  客户提供了全双工参考设计和BMC到PHY到PHY到终端设备参考设计? 谢谢你。

巴西

Patrick  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Patrick:

    RMII迹线长度应保持在6000密耳以下。 迹线3,迹线4,迹线6对于RMII应用程序来说非常长。 是的,我会担心信号的完整性。 RMII迹线是否可以缩短?

    根据您的配置,我认为我们没有参考设计。

    此致,
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Rob,

       我能知道RMII长度超过6英寸的主要问题是什么吗? 定时丢失,噪音影响,...

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Alan:

    信噪比受到影响,可能导致数据丢失或损坏。 从EMI的角度来看,长迹线长度也是一个问题。

    我想再问一个问题,在将一个PHY的MDI连接到另一个PHY的MDI时,是否使用了磁性?

    此致,
    Aniruddha
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    我也遇到过MDI差分轨迹很长(19英寸)并且跨越PCB板边界的情况。 我的以太网链路未启动。

    RMII是同步接口,不意味着是长迹线。 在系统设计中,您不想对同步接口运行长跟踪,也不想跨印刷电路板。 如果您知道,我已经看到背板设计,将同步接口转换为高速差分迹线,长距离运行并穿过PCB板,然后再转换回同步接口。 但要仔细设计以确定时间。

    我的问题:您认为MDI差分迹线的长度(19到21英寸)甚至更长存在问题吗? 我正在使用DP8.3849万I设备(双以太网端口)。

    关于以太网磁性,MDI差分迹线从DP8.3849万I (PCB A上)经过PCB B,经过PCB C,到达PCB C (以太网磁性位于PCB C上)有很长的距离(总共19 ro 21英寸)

    谢谢!

    David

    我的电子邮件:dwong@claruspon.com