This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMDS181:双链路DVI配置

Guru**** 2457760 points
Other Parts Discussed in Thread: TMDS181

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/604044/tmds181-dual-link-dvi-configuration

部件号:TMDS181

您好,

我有一个DVI设计,它在均衡器方面有一些困难,我正在考虑用TMDS181来取代它,特别是用于重新计时。  此部件是否可以在双链路配置中使用?  数据线很明显,但时钟有多种可能。

 

 

1)     时钟转至前0,1,2 或 4,5,6的哪个IC是否重要?

2)     如果一半数据线(单链路数据)上没有任何内容,这是否重要?

3)     我没有想过的其他问题?

Don

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Don,您好!

    TMDS181尚未在双链路DVI再定时器/再驱动器应用中进行评估。 我对该应用程序的担忧是两台TMDS181设备之间的时钟会发生偏差。 此外,如果时钟处于活动状态,则在没有有效数据的情况下,TMDS181可能会尝试重新计时/重新驱动来自数据线路的噪音。

    此致,
    JMMN
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您的回复。

    还有一些问题:

    1) 我一直在进行一些读取,发现DVI接口上的时钟和数据线之间没有相位要求- TMDS181是否对时钟与数据相关的相位要求? 如果没有,则第二个均衡器中时钟的相位延迟不会是问题。

    2) 当时钟通过第二个均衡器时,TMDS181是否对时钟信号执行了任何可能导致问题的操作? 时钟在经过TMDS181时是否以任何方式重新定时-这可能会干扰第二个均衡器的重新定时?

    3) 数据输入的存在,缺失或质量是否以任何方式影响均衡器的时钟输出? 这与将单链路信号输入到双链路输入有关。

    Don
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Donald:

    TMDS181在TMDS_CLK和TMDS_DATA之间没有相位要求,在第一个TMDS181正常工作后,第二个TMDS181上的视频将是可用的SME时间。
    再计时器模式下的TMDS181将恢复TMDS_CLK并使用它恢复数据,然后恢复时钟并传输数据。
    数据信号不会影响时钟的行为。
    您必须选择第二个TMDS181的正确均衡器,以避免过度均衡。
    如JMMN所述,TI尚未对该应用进行评估。

    此致