This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLK110:TLK110 MDIO无法初始化

Guru**** 2457760 points
Other Parts Discussed in Thread: TLK110

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/627197/tlk110-tlk110-mdio-will-not-initialize

部件号:TLK110

开机时,TLK110将不会通过MDIO对主机作出响应。 追溯到JTAG_TRST引脚。 我们有2.2K的上拉测试,但关于当前版本的主板30 % ,未通过以太网测试。 我可以获得部分工作的唯一方法是将JTAG_TRST降低或移除外部上拉。   我们是否可以在TLK110上使用JTAG_TRST引脚永久绑定为低电平 ,还是应该保持浮动? 数据表中没有关于如何使用JTAG_TRST的信息。 我在e2e论坛上发现了几个类似的帖子,但他们都进行了脱机对话,没有发布解决方案,因此每个人都可以看到。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Alexei:

    不适合将JTAG_TRST连接为低电平。 我假设您在没有TLK110的参考时钟的情况下开机。 这是真的吗?

    此致,
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Rob,您好!

    PHY的参考时钟由外部50MHz振荡器提供,该振荡器由与PHY相同的3.3V轨供电。振荡器有一定的启动时间,因此在PHY通电时它将不会运行。 我认为数据表中没有具体说明在通电前是否应应用时钟。在我们的设计中,在通电后,我们在 应用MDIO配置前切换重置线路(~200ms低脉冲)。 从故障板上移除外部上拉后,他们表示工作正常。 现在的问题是,如果不能将JTAG_TRST绑定为低电平,我们是否应该将RESET和JTAG_TRST绑定在一起,以便保证JTAG逻辑的重置?

    此致,

    Alexei