This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65DSI85:SN65DSI85 V核心控制

Guru**** 2390755 points
Other Parts Discussed in Thread: SN65DSI85

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/626575/sn65dsi85-sn65dsi85-vcore-control

部件号:SN65DSI85

TI专家,您好!

           我们已关注Sn65DSI85的初始问题, 谢谢!

1. 我们能否控制EN引脚以决定何时生成Vcore? 我认为当EN引脚较低时Vcore会较低,对吗?

2.技术指标表5中有初始化顺序, 我们是否可以先初始化CSR寄存器, 然后设置EN引脚,这意味着我们可以在芯片关闭时初始化CSR寄存器。

3. 每次I2C写入操作后都会出现“Delay 10ms”代码,在规格页40&41的示例脚本中,是否 需要这些“Delay 10ms”?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Zhang Myth:

    SN65DSI85具有一个由EN输入控制的内部电压调节器。 因此,Vcore输出用于监控此内部调节器。

    EN引脚应较高,以便能够访问CSR寄存器。

    是的,设置PLL_EN位后需要延迟,最小时间为3毫秒。

    此致
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Joel

    感谢您的回复,并再次与您确认

    1.我认为您上面提到的内部电压调节器只是指Vcore,即来自引脚J8的1.2V输出。 这意味着我们可以使用针脚来控制Vcore/1.2V输出,对吗?

    3.我们可以忽略示例中的其他延迟代码,只需在设置PLL_EN后保持3毫秒的最小延迟。 对吧?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,用户494.5215万,

    这两种说法都正确。

    此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Joel,您好!

    我明白了,非常感谢。