This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS90UB953-Q1:正向通道GPIO定时

Guru**** 2463330 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/633511/ds90ub953-q1-forward-channel-gpio-timing

部件号:DS90UB953-Q1

您好,

  在 同步时钟模式下运行DS90UB953/DS90UB954时,DS90UB953 的GPIO (输入)正向采样时钟与CLK_OUT之间是否存在已知的相位关系?  (假设CLK_OUT设置为,例如,REFCLK为25MHz时为50MHz) ,同时假设输入模式下有1个或2个GPIO。

  我所得到的是,是否可以使用CLK_OUT将数据同步传输到 DS90UB953上的GPIO输入,并获得更高的正向通道GPIO比特率,而不必依赖数据的4倍过采样?

谢谢!

Sam  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Sam:

    转发通道GPIO数据与转发通道数据一起传输,因此其时钟与转发通道数据速率一致。

    在同步模式下,对于25MHz参考时钟,正向信道速率=2*80*25M =4Gbps,其中2表示每个时钟周期具有两个“位”信息(高和低);80来自PLL的内部倍频。  通常,常规数据包的长度为40位,每个数据包仅包含一位GPIO数据,因此采样频率为4Gbps/40位= 100MHz (一个GPIO)。 我们建议采用4倍过采样率,因此GPIO频率为25MHz,如数据表所示。

    此致,

    Cera