This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCA9306:PCA9306

Guru**** 1973395 points
Other Parts Discussed in Thread: PCA9306
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/630761/pca9306-pca9306

部件号:PCA9306

我有I2C从属设备,它在I2C关闭时将其拉低。 所以我在考虑使用 PCA9306来激活和取消激活从属设备的I2C侧。

问题:

VREF1和VREF2是否均为3.3V   

可以在0和3.3V之间切换EN,以启用和禁用 PCA9306并隔离从属端的I2C

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    "VREF1和VREF2是否可以同时为3.3V "

    是的,他们可以。 这是一个偶尔会弹出的问题,下面可以找到更完整的答案:

    编辑:

    "可以在0和3.3V之间切换EN以启用和禁用 PCA9306 并隔离从属侧的I2C "

    -通过向使能引脚提供0V,当A上的SDA/SCL被拉低时,B侧不会被拉低。 但是,由于上拉电阻,B侧仍将被拉高。


    在EN上应用3.3V将打开设备并允许再次通信。

    但是,如果您询问是否将PCA9306用作缓冲区。 否,此设备不缓冲SDA/SCL总线电容。

    -Bobby

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    当我们绑定VREF1和VREF2时,我们是否仍然需要两侧的上拉电阻器(SCL2和sda2)
    非常感谢您的迅速回复
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    是的,两侧都需要它们。 I2C在漏极开路拓扑上运行。 这意味着我们可以通过吸收电流来主动驱动低信号,但我们不能主动驱动高信号。 电阻器的目的是在主/从释放线路后,被动地再次将SDA/SCL总线拉高。

    -Bobby
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢您先生
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我想问一下您对这种方法的看法,EN引脚与微控制器相连。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    1) VreF1上应有一个电阻器,如果EN通电,则VreF1通电,然后Vref2最后通电。 如果发生这种情况,当Vref2上升时,VreF1和Vref2之间的FET将短暂打开。 在此期间,这两个点之间的阻抗将类似于短电流,并且在短时间内,大量电流将通过这两个点。 这与上述情况类似,设备可能不会在第一次发生时中断,但随着时间的推移会中断。

    ^如果您将VreF1与Vref2绑定,这应该不是问题,因为它们应该以相同的速率上升。

    谢谢!

    -Bobby

    附注:另请参阅涉及FET与从属设备Vcc关联的FHODE图表。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这是如何工作的?   如果FET是P通道,则它仅在UC控制为低电平时工作,因此PCA9306关闭。  您为什么要这样做?  您的应用程序是什么。  我很有兴趣了解您正在尝试做什么。  

    如果您尝试关闭电源并禁用PCA9306,以下是使用P通道FET执行此操作的方法。  必须否定微观的逻辑,但这应该是可行的。  您是否正在尝试节省资金?  您的设计约束是什么?    

    如果您拥有的绘图是N通道FET,则它将不起作用。  如果需要解释,请告诉我。  我可以更详细地解释。

    Francis Houde

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您的帮助,

    从机在关闭时向下拉I2C,所以我尝试将I2C从机与电路的其余部分分开。而且从机的使用寿命很短,我也在尝试切断电源。 我不能只是切断从属设备的电源而不切断它的I2C通信。
    关于您的上述电路,它将完美工作,我只是绘制了相同的方法,是的,FET必须是P通道。
    在这种情况下,我认为我不需要20万张EN&VREF2

    再次感谢
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您不需要将200k与EN/VREF串联,但在上面的电路中,我至少会为栅源之间的放电电阻器提供一个位置支架。 有些FET内置了它们。 您希望确保即使IO处于浮动状态,它也会关闭。
    Francis Houde
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢,非常感谢您的帮助和指导
x 出现错误。请重试或与管理员联系。