This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCA9548A:重置时需要确认针脚状态

Guru**** 2398695 points
Other Parts Discussed in Thread: PCA9548A

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/640994/pca9548a-need-to-confirm-pins-status-when-reset

部件号:PCA9548A

您好,

有人能告诉我,如果PCA9548A处于重置状态, SCL,SDA,SC0-7,SD0-7引脚将处于什么状态? 这些针脚是否可以与GND连接? 所有这些引脚都被拉至3.3V。

在数据表第10页中,有一个下图。 当此芯片重置时,用红色标记的MOS将处于什么状态? 打开? 关闭? 不确定?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    "有人能告诉我,如果PCA9548A处于重置状态,SCL,SDA,SC0-7,SD0-7引脚将处于什么状态?"

    -按住RESET LOW达t (WL)一段时间后:SC0-7,SD0-7引脚将全部取消选择(将它们桥接到SDA/SCL的FET将变为高阻抗,看起来像断路)。 SCL和SDA将被拉至Vcc,除非直接连接到此总线的收发器正在通信。 在取消选择SC0-7,SD0-7引脚后,如果没有设备尝试在这些总线上通信,也会将其提升至3.3V (通常从属设备在此侧,因此它们在写入之前不会进行通信,因此它们应该只是Vcc)。

    "这些针脚是否可以与GND连接? 所有这些引脚都被拉至3.3V。'

    -应将它们拉至3.3V。 如果将它们向下拉至GND,则必须确保它们未重新打开(请勿写入PCA9548A并选择下拉通道),否则总线将锁定至GND,SDA/SCL将处于卡滞状态。 如果您计划从不打开它们,将它们拉至GND应该是可以的。

    "在数据表第10页中,有一个下图。 当此芯片重置时,用红色标记的MOS将处于什么状态? 打开? 关闭? 不确定?"

    我非常确定所有这些FET都是NMOS,在这种情况下,NMOS将处于Vcc,直到t (WL)的复位为低电平,然后将其拉至GND。 因此,最初它将关闭,然后在t (WL)之后它将打开(如果您考虑的是开关)。

    注:T (WL)为最小6ns。

    -Bobby

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Bobby,感谢您的详细回答,非常有帮助。 您刚刚告诉我重置完成后发生了什么。 但是,如果我想知道重置时的状态是什么,而不是重置后的状态是什么?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    在按住t (WL)一段时间后,重置功能才会激活。 因此,在0秒和t (WL) PCA9548之间仍应运行,就像它从未被复位一样。

    在t (WL)时间后,将执行重置功能,重置状态机并取消选择通道。

    我假设您正在询问您是否继续按住RESET并将通信发送至SDA/SCL。 我相信在您释放复位引脚之前,状态机不会看到SDA/SCL数据。 因此,所有FET应保持关闭状态,看起来像高阻抗(断路){栅极拉至GND}。 在这种情况下,当您尝试与此设备通信时,将不会收到ACK,因此FET将保持关闭状态,直到释放复位并再次写入寄存器。

    谢谢!

    -Bobby