This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS6.5982万:支持UFP_D分配的顺序

Guru**** 2465890 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/639715/tps65982-sequence-to-support-ufp_d-assignment

部件号:TPS6.5982万

大家好,

我的客户想知道,Alt模式的合同是与UFP_D分配E建立的,用于系统控制,因为他们需要控制其他一些设备以进行线路和极性交换,以满足UFP_D分配E针脚分配要求。

您能否查看以下顺序并检查其是否正常工作?

1.观察IRQ在DataStatusUpdate (字节1-4,位25)事件中数据状态的变化
2.检查EC的“数据状态”(0x5F)值
3.检查下面指定寄存器中的UFP_D分配E,并通过I2C更改标量线和极性设置

[UFP_D分配E情况下的数据状态]
0x5F [11:10]:00B DPPinAssignment
0x5F [5]:0B USB3Connection
0x5F [9]:1B DPS源闪烁

此致,

Takashi Onawa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Onawa-san,

    他们是否使用EC来控制其系统中的DP mux? 我对您的问题的理解是,客户希望在输入DP模式时重新阅读数据状态寄存器以确认针脚分配。 之后,他们将根据从TPS6.5982万读取的内容与mux进行接口连接?
    如果我对应用程序的理解正确,则您突出显示的步骤应该适用于他们的系统。

    谢谢!
    Eric
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Eric San,

    您的理解是正确的。

    他们希望通过PD控制器(如TPS6.5982万)的GPIO控制DP mux,但我们的mux器件本身不支持UFP_D分配E,因为它没有通道和极性交换。 因此,他们需要在为此类控制输入DP模式时获取计时。

    此致,
    Takashi Onawa