你好。 我们对KR至XAUI的合规性进行了研究。 我们的处理器具有用于10Gb以太网的KR输出。 我们开发了带有TLK1.0232万 PHY的主板。 TLK1.0232万的输入为XAUI。 我的问题是。 是否可以使用TLK1.0232万作为收发器? 我们将KR作为TLK1.0232万的输入,而TLK1.0232万则为我们的背板侧提供KR。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
你好。 我们对KR至XAUI的合规性进行了研究。 我们的处理器具有用于10Gb以太网的KR输出。 我们开发了带有TLK1.0232万 PHY的主板。 TLK1.0232万的输入为XAUI。 我的问题是。 是否可以使用TLK1.0232万作为收发器? 我们将KR作为TLK1.0232万的输入,而TLK1.0232万则为我们的背板侧提供KR。
非常感谢。 我理解你写的内容。 在此之前,我们测试了Marvell 88x2222 (它工作正常)。 在传输路径中,它接受(1000BASE-X或2000BASE-X或10GBASE-R或10GBASE-X2或10GBASE-X4)并串行化为10GBASE-KR的高速链路。 我们注意 到XAUI和KR引脚对引脚兼容。 它们具有相同的8b/10b编码。 我们决定检查XAUI和KR或XAUI和KX4的兼容性。 如果不可能,请详细解释原因。 非常感谢。
在数据表中,我发现TLK1.0232万可以在3种模式下工作。 它可用作XAUI
到10GBASE-KR收发器,作为通用8b/10b多速率4:1,2:1或1:1串行器/解串器,
或可在1G-KX模式下使用。
XAUI到10GBASE-KR收发器对我来说很清楚。
您能否解释最后的两个用法。
你好,路易斯!
我们有一些问题。
我们在KX4模式下配置了phy,并使用其他收发器进行检查。 RX链路正常。
现在我们配置了TLK1.0232万:
1.将ST拉至0
2. MODE_SEL被拉至1。
(根据我从数据表中了解,此配置的TLK1.0232万为10G模式)
3. 0x1E.0001位14,13和12设置为1。 为此,我们将启用传输/接收信道上的链路培训和1对1模式
我还需要检查什么?
我是否在寄存器中启用TLK1.0232万回路?
我们在0x1E.000b (looping_TP_CONTORL)位3和0中启用了回放,我们设置为1。
我们板载具有TLK1.0232万的JTAG,如何将其用于调试?
我还有一些问题。
我阅读了文档"10GBASE-KR Link Optimization with TLK1.0034万 and
TLK1.0232万”,作者Markus Zehendner。 我决定测试LS和HS回路。 但据我所知,我的成绩很差。 我尝试使用PRBSEN引脚来测试使用环回的LS/HS链路。 我在设备0x07 AN_STATUS 位2上检查PMA_STATUS_1位2,但它们设置为0。 我是否调整了SerDes参数以测试LS/HS回送? 我应该做什么来正确测试它。 我创建了应用程序,通过MDIO调整TLK1.0232万。