This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS90UH928Q-Q1:断言/断言锁定时LVDS输出的延迟时间

Guru**** 2482105 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/656209/ds90uh928q-q1-delay-time-of-lvds-output-when-lock-is-asserted-de-asserted

部件号:DS90UH928Q-Q1

您好,

我希望您确认下一次的情况。

请您确认这一点吗?

此致,

町田

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Machida:

    我将在实验室测试时间,并在本周结束前为您提供答案。

    此致,

    Cera

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Cra-San,

    感谢您的回复。

    >我将在实验室测试时间,并在本周结束前给您答案。

    此外,我们还想了解 DS90UB914A和DS90UH948的延迟规格。

    您是否还能测试以上的两个设备?

    此致,

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    当然,我会这样做。

    此致,
    Cera
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Machida:

    以下是更新:
    我使用948/947对测试了948延迟规格。 断言锁定后的clkout延迟为106ns。 948失去锁定时,clkout立即变为零,即延迟为零。

    此致,
    Cera

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Cra-San,

    感谢您的回复。

    >断言锁定后的锁定延迟为106ns。 948失去锁定时,clkout立即变为零,即延迟为零。

    我想确认测量环境。

    在"断锁"的情况下,我也确认了类似的结果,但在"断锁"的情况下,我观察到不同的结果。

    (949/948对,绿色:锁,黄色:CLK0+,蓝色D3-)

    请告诉我您测量的是哪一种?

    巴西,

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Machida:

    我使用了具有STP电缆的947EVM和948 EVM,并在947上使用模式发生器进行输入。 设置948 Reg 0x34[7]=0,仅在接收活动视频时配置RX_LOCK断言。
    禁用模式生成器时,它将失去锁定,CLK将变为零。

    此致,
    Cera
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Cra-San,

    >I使用了具有STP电缆的947EVM和948 EVM,并在947上使用模式发生器进行输入。 设置948 Reg 0x34[7]=0,仅在接收活动视频时配置RX_LOCK断言。
    >当禁用模式生成器时,它将失去锁定。

    我也是这样做的。 区别仅为SER设备(I使用949)。

    也许,有些东西 是不同的,但重要的是,当断锁和锁丢失时,"单元"是重要的。 因此,您的结果可能是好的。

    BTW,我已确认DS90UB914A的延迟时间。 然后,我得到了以下结果。

    (黄色:PCLK,绿色:锁蓝色:VSYNC)

    这种结果很奇怪,因为PCLK 在断言锁定之前处于活动状态。

    您能否先确认DS90UB914A的情况,并确认您是否也得到了相同的结果?

    此致,

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Machida:

    很抱歉回复迟到了。 我测试了914计时并获得了相同的结果。 我们现在正尝试找出原因。

    对于928部件,锁定后的PCLK输出延迟为216ns。 丢失锁定后,PCLK输出立即变为零。 测试条件为:
    使用925/928对;
    数字重置928以触发锁定和解锁。

    此致,
    Cera
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Cra-San,

    感谢您的回复。
    我了解928/948的延迟时间。

    >很抱歉回复太晚。 我测试了914计时并获得了相同的结果。 我们现在正尝试找出原因。
    感谢您的回复。
    此行为不符合数据表(根据数据表,CLK和数据应该为"L",直到解除锁定),因此请继续调查。

    此致,
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Machida:

    对于914,在不同模式下生成的锁定信号不同。 验证在12LF和10位模式下,PCLK将在锁定输出之前激活。 在12HF模式下,它们同时激活。 我们将在稍后更新数据表。

    此致,
    Cera

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Cra-San,

    感谢您的确认!

    实际上,我观察到了“12位高频”和“12位低频,10位模式”的差异。

    >它们同时处于活动状态。

    但是,如果是12位HF,我可以观察到大约3 us延迟,如下所示。

    1.这不是预期的结果吗?

    此致,

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨 ,Machida San,

    应根据设计的模拟同时对其发出警报。 我会仔细检查。

    此致,

    Cera

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Cra-San,

    您有更新吗?

    此致,
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Ryuuichi-san,

    我在12位高频模式下测试了913/914,结果与您相同,大约有3us延迟。 设计仿真数据不会放大,因此它可以同时查看。

    此致,
    Cera